2021-03-06 20:32:14 +09:00
|
|
|
|
.text
|
|
|
|
|
.align 2
|
|
|
|
|
.global _start
|
|
|
|
|
|
|
|
|
|
_start:
|
2021-06-28 05:42:25 +09:00
|
|
|
|
//preload U-Boot from sd
|
2021-06-28 15:28:06 +09:00
|
|
|
|
ldr r4, .L3
|
|
|
|
|
adr r1, [.LC0]
|
|
|
|
|
adr r0, [.LC1]
|
|
|
|
|
mov r3, r4
|
|
|
|
|
blx r3
|
|
|
|
|
add r5, r4, #0xc
|
|
|
|
|
mov r3, r0
|
|
|
|
|
ldr r0, .L3+4
|
|
|
|
|
mov r1, #1
|
|
|
|
|
mov r2, r0
|
|
|
|
|
blx r5
|
2021-03-06 20:32:14 +09:00
|
|
|
|
|
2021-03-10 00:32:07 +09:00
|
|
|
|
cpsid if
|
|
|
|
|
|
2021-06-28 05:42:25 +09:00
|
|
|
|
//copy U-Boot to head of RAM
|
2021-06-28 15:28:06 +09:00
|
|
|
|
ldr r3, =0x37500000
|
|
|
|
|
ldr r1, =0x37540000
|
|
|
|
|
.L2:
|
|
|
|
|
mov r2, r3
|
|
|
|
|
sub r3, r3, #0x7500000
|
|
|
|
|
ldr r0, [r2], #4
|
|
|
|
|
cmp r2, r1
|
|
|
|
|
str r0, [r3]
|
|
|
|
|
mov r3, r2
|
|
|
|
|
bne .L2
|
2021-06-28 05:42:25 +09:00
|
|
|
|
|
|
|
|
|
ldr r0, =0x60000000
|
|
|
|
|
|
|
|
|
|
//MUB Interrupt Disable
|
2021-06-28 15:28:06 +09:00
|
|
|
|
ldr r2,=0x40220064
|
|
|
|
|
ldr r3,[r2]
|
|
|
|
|
ldr r1,=0x0000ffff
|
|
|
|
|
and r3,r3,r1
|
|
|
|
|
str r3,[r2]
|
2021-06-28 05:42:25 +09:00
|
|
|
|
|
2021-03-10 00:32:07 +09:00
|
|
|
|
mrc p15, 0, r8, c14, c2, 1
|
|
|
|
|
bic r8, r8, #1
|
|
|
|
|
mcr p15, 0, r8, c14, c2, 1
|
|
|
|
|
mrc p15, 0, r8, c14, c3, 1
|
|
|
|
|
bic r8, r8, #1
|
|
|
|
|
mcr p15, 0, r8, c14, c3, 1
|
|
|
|
|
|
|
|
|
|
mov r9, #0
|
2021-03-11 13:35:07 +09:00
|
|
|
|
mrc p15, 0, r6, c1, c0, 0
|
|
|
|
|
bic r6, r6, #4 @ disable dcache
|
|
|
|
|
bic r6, r6, #4096 @ disable icache
|
|
|
|
|
mcr p15, 0, r6, c1, c0, 0 // write ctrl regs
|
|
|
|
|
|
|
|
|
|
mcr p15, 0, r9, c7, c5, 0 // invalidate icache
|
|
|
|
|
|
|
|
|
|
// from: https://www.aps-web.jp/academy/ca/229/#i-2
|
|
|
|
|
mov r10,#0 // データキャッシュを選択
|
|
|
|
|
mcr p15,2,r10,c0,c0,0 // キャッシュサイズ選択レジスタ(CSSELR)で
|
|
|
|
|
// データキャッシュを選択
|
|
|
|
|
isb // 命令同期バリア命令で再フェッチ
|
|
|
|
|
mrc p15,1,r1,c0,c0,0 // CCSIDRを読み込み
|
|
|
|
|
and r2,r1,#7 // キャッシュラインサイズを取得(b001=8ワード/ライン)
|
|
|
|
|
add r2,r2,#4 // DCISWレジスタのセット番号のシフト数を求める
|
|
|
|
|
ldr r4,=0x3FF // 最大ウェイ数マスク設定値を設定
|
|
|
|
|
ands r4,r4,r1,LSR #3 // r4レジスタにウェイ数を設定
|
|
|
|
|
clz r5,r4 // DCISWレジスタのウェイ番号のシフト数を求める
|
|
|
|
|
ldr r7,=0x7FFF // セット数マスク設定値を設定
|
|
|
|
|
ands r7,r7,r1,LSR #13 // r7レジスタにセット数を設定
|
|
|
|
|
// 0x7F=12Kbyte/0xFF=32Kbyte/0x1FF=64Kbyte
|
|
|
|
|
loop2:
|
|
|
|
|
mov r9,r4 // r9レジスタにウェイ数を設定
|
|
|
|
|
loop3:
|
|
|
|
|
orr r11,r10,r9,LSL r5 // ウェイ番号とキャッシュ番号を設定
|
|
|
|
|
orr r11,r11,r7,LSL r2 // セット番号を設定
|
|
|
|
|
mcr p15,0,r11,c7,c6,2 // DCISWレジスタでセット/ウェイによる
|
|
|
|
|
// データキャッシュラインの無効化
|
|
|
|
|
subs r9,r9,#1 // ウェイ番号を-1
|
|
|
|
|
bge loop3 // ウェイ毎の初期化を実施
|
|
|
|
|
subs r7,r7,#1 // セット番号を-1
|
|
|
|
|
bge loop2 // セット毎の初期化を実施
|
|
|
|
|
|
|
|
|
|
mcr p15, 0, r9, c8, c7, 0 // invalidate TLB
|
|
|
|
|
mcr p15, 0, r9, c7, c5, 6 // invalidate branch predictor array
|
|
|
|
|
|
|
|
|
|
bic r6, r6, #1 @ disable MMU
|
|
|
|
|
mcr p15, 0, r6, c1, c0, 0 // write ctrl regs
|
|
|
|
|
|
2021-06-28 05:42:25 +09:00
|
|
|
|
bx r0
|
2021-03-06 20:32:14 +09:00
|
|
|
|
|
2021-06-28 15:28:06 +09:00
|
|
|
|
.L3:
|
|
|
|
|
.word 0x60006400
|
|
|
|
|
.word 0x37500000
|
|
|
|
|
.LC0:
|
|
|
|
|
.ascii "r\000"
|
|
|
|
|
.LC1:
|
|
|
|
|
.ascii "SD0:\\u-boot.bin\000"
|