mirror of
https://github.com/brain-hackers/u-boot-brain
synced 2024-09-23 05:00:24 +09:00
ARM: dts: imxrt1020-evk: move all u-boot, dm-spl to imxrt1020-evk-u-boot.dtsi file
At the moment a lot of u-boot,dm-spl properties are present in board .dts file but this is not correct since u-boot,dm-spl property is u-boot specific and must be listed into the separate imrt1020-evk-u-boot.dtsi file. So let's move every u-boot,dm-spl property present in imxrt1020-evk.dts to imxrt1020-evk-u-boot.dtsi file. Signed-off-by: Giulio Benetti <giulio.benetti@benettiengineering.com>
This commit is contained in:
parent
1f3555d906
commit
dc54f82901
@ -8,6 +8,38 @@
|
|||||||
chosen {
|
chosen {
|
||||||
u-boot,dm-spl;
|
u-boot,dm-spl;
|
||||||
};
|
};
|
||||||
|
|
||||||
|
clocks {
|
||||||
|
u-boot,dm-spl;
|
||||||
|
};
|
||||||
|
|
||||||
|
soc {
|
||||||
|
u-boot,dm-spl;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
&osc {
|
||||||
|
u-boot,dm-spl;
|
||||||
|
};
|
||||||
|
|
||||||
|
&clks {
|
||||||
|
u-boot,dm-spl;
|
||||||
|
};
|
||||||
|
|
||||||
|
&gpio1 {
|
||||||
|
u-boot,dm-spl;
|
||||||
|
};
|
||||||
|
|
||||||
|
&gpio2 {
|
||||||
|
u-boot,dm-spl;
|
||||||
|
};
|
||||||
|
|
||||||
|
&gpio3 {
|
||||||
|
u-boot,dm-spl;
|
||||||
|
};
|
||||||
|
|
||||||
|
&gpio5 {
|
||||||
|
u-boot,dm-spl;
|
||||||
};
|
};
|
||||||
|
|
||||||
&gpt1 {
|
&gpt1 {
|
||||||
@ -19,6 +51,8 @@
|
|||||||
};
|
};
|
||||||
|
|
||||||
&semc {
|
&semc {
|
||||||
|
u-boot,dm-spl;
|
||||||
|
|
||||||
bank1: bank@0 {
|
bank1: bank@0 {
|
||||||
u-boot,dm-spl;
|
u-boot,dm-spl;
|
||||||
};
|
};
|
||||||
|
@ -23,7 +23,6 @@
|
|||||||
};
|
};
|
||||||
|
|
||||||
clocks {
|
clocks {
|
||||||
u-boot,dm-spl;
|
|
||||||
ckil {
|
ckil {
|
||||||
compatible = "fsl,imx-ckil", "fixed-clock";
|
compatible = "fsl,imx-ckil", "fixed-clock";
|
||||||
#clock-cells = <0>;
|
#clock-cells = <0>;
|
||||||
@ -37,7 +36,6 @@
|
|||||||
};
|
};
|
||||||
|
|
||||||
osc: osc {
|
osc: osc {
|
||||||
u-boot,dm-spl;
|
|
||||||
compatible = "fsl,imx-osc", "fixed-clock";
|
compatible = "fsl,imx-osc", "fixed-clock";
|
||||||
#clock-cells = <0>;
|
#clock-cells = <0>;
|
||||||
clock-frequency = <24000000>;
|
clock-frequency = <24000000>;
|
||||||
@ -45,10 +43,7 @@
|
|||||||
};
|
};
|
||||||
|
|
||||||
soc {
|
soc {
|
||||||
u-boot,dm-spl;
|
|
||||||
|
|
||||||
semc: semc@402f0000 {
|
semc: semc@402f0000 {
|
||||||
u-boot,dm-spl;
|
|
||||||
compatible = "fsl,imxrt-semc";
|
compatible = "fsl,imxrt-semc";
|
||||||
reg = <0x402f0000 0x4000>;
|
reg = <0x402f0000 0x4000>;
|
||||||
clocks = <&clks IMXRT1020_CLK_SEMC>;
|
clocks = <&clks IMXRT1020_CLK_SEMC>;
|
||||||
@ -73,7 +68,6 @@
|
|||||||
};
|
};
|
||||||
|
|
||||||
clks: ccm@400fc000 {
|
clks: ccm@400fc000 {
|
||||||
u-boot,dm-spl;
|
|
||||||
compatible = "fsl,imxrt1020-ccm";
|
compatible = "fsl,imxrt1020-ccm";
|
||||||
reg = <0x400fc000 0x4000>;
|
reg = <0x400fc000 0x4000>;
|
||||||
interrupts = <GIC_SPI 95 IRQ_TYPE_LEVEL_HIGH>,
|
interrupts = <GIC_SPI 95 IRQ_TYPE_LEVEL_HIGH>,
|
||||||
@ -82,7 +76,6 @@
|
|||||||
};
|
};
|
||||||
|
|
||||||
usdhc1: usdhc@402c0000 {
|
usdhc1: usdhc@402c0000 {
|
||||||
u-boot,dm-spl;
|
|
||||||
compatible = "fsl,imxrt-usdhc";
|
compatible = "fsl,imxrt-usdhc";
|
||||||
reg = <0x402c0000 0x10000>;
|
reg = <0x402c0000 0x10000>;
|
||||||
interrupts = <GIC_SPI 110 IRQ_TYPE_LEVEL_HIGH>;
|
interrupts = <GIC_SPI 110 IRQ_TYPE_LEVEL_HIGH>;
|
||||||
@ -95,7 +88,6 @@
|
|||||||
};
|
};
|
||||||
|
|
||||||
gpio1: gpio@401b8000 {
|
gpio1: gpio@401b8000 {
|
||||||
u-boot,dm-spl;
|
|
||||||
compatible = "fsl,imxrt-gpio", "fsl,imx35-gpio";
|
compatible = "fsl,imxrt-gpio", "fsl,imx35-gpio";
|
||||||
reg = <0x401b8000 0x4000>;
|
reg = <0x401b8000 0x4000>;
|
||||||
interrupts = <GIC_SPI 80 IRQ_TYPE_LEVEL_HIGH>,
|
interrupts = <GIC_SPI 80 IRQ_TYPE_LEVEL_HIGH>,
|
||||||
@ -107,7 +99,6 @@
|
|||||||
};
|
};
|
||||||
|
|
||||||
gpio2: gpio@401bc000 {
|
gpio2: gpio@401bc000 {
|
||||||
u-boot,dm-spl;
|
|
||||||
compatible = "fsl,imxrt-gpio", "fsl,imx35-gpio";
|
compatible = "fsl,imxrt-gpio", "fsl,imx35-gpio";
|
||||||
reg = <0x401bc000 0x4000>;
|
reg = <0x401bc000 0x4000>;
|
||||||
interrupts = <GIC_SPI 82 IRQ_TYPE_LEVEL_HIGH>,
|
interrupts = <GIC_SPI 82 IRQ_TYPE_LEVEL_HIGH>,
|
||||||
@ -119,7 +110,6 @@
|
|||||||
};
|
};
|
||||||
|
|
||||||
gpio3: gpio@401c0000 {
|
gpio3: gpio@401c0000 {
|
||||||
u-boot,dm-spl;
|
|
||||||
compatible = "fsl,imxrt-gpio", "fsl,imx35-gpio";
|
compatible = "fsl,imxrt-gpio", "fsl,imx35-gpio";
|
||||||
reg = <0x401c0000 0x4000>;
|
reg = <0x401c0000 0x4000>;
|
||||||
interrupts = <GIC_SPI 84 IRQ_TYPE_LEVEL_HIGH>,
|
interrupts = <GIC_SPI 84 IRQ_TYPE_LEVEL_HIGH>,
|
||||||
|
Loading…
Reference in New Issue
Block a user